Circuit intégré 74LS95 DIP-14

Circuit intĂ©grĂ© 74LS95 DIP-14 , 74LS95 Dual 4-Bit Serial In-Out Shift Register IC fait partie de la sĂ©rie 74XXYY IC. Le circuit intĂ©grĂ© 74LS95 a une large gamme de tensions de travail, une large gamme de conditions de travail et s’interface directement avec CMOS, NMOS et TTL.

UGS : DCD-01-T77

Rester toujours brancher pour avoir des Coupons

Dépêchez vous et obtenez des réductions sur nos kits jusqu'à 20%

BientĂ´t

4,000 TND

Rupture de stock

Rupture de stock

15 People watching this product now!
  • RĂ©cupĂ©rer du magasin Didactico Sfax

Livraison aujourd'hui

Gratuit

  • Livraison via Aramex

Le courrier Aramex livrera à l'adresse indiquée

1-2 Jours

8.000 TND

  • Garantie 1 an

Plus de détails

  • Remboursement 15 Jours

Plus de détails

Mode de payement:

Description

[ultimate_heading main_heading=”Circuit intĂ©grĂ© 74LS95 DIP-14″ heading_tag=”h1″ margin_design_tab_text=””]
[/ultimate_heading]

Circuit intégré 74LS95 DIP-14

74LS95 Dual 4-Bit Serial In-Out Shift Register IC fait partie de la sĂ©rie 74XXYY IC. Le circuit intĂ©grĂ© 74LS95 a une large gamme de tensions de travail, une large gamme de conditions de travail et s’interface directement avec CMOS, NMOS et TTL. La sortie du CI est toujours en TTL, ce qui facilite le travail avec d’autres appareils et microcontrĂ´leurs TTL. L’IC 74LS95 est plus petit et sa vitesse est beaucoup  plus rapide,  ce qui le rend fiable dans tous les types d’appareils.

Qu’est-ce qu’un registre Ă  dĂ©calage ?

Les registres Ă  dĂ©calage  sont des circuits de mĂ©moire numĂ©rique que l’on trouve dans des appareils tels que des calculatrices, des ordinateurs et des systèmes de traitement de donnĂ©es. Avec le registre Ă  dĂ©calage, des donnĂ©es ou des bits sont entrĂ©s dans le système en sĂ©rie ou en parallèle. la saisie des donnĂ©es se fait dans une direction et, Ă  mesure que de nouvelles donnĂ©es sont ajoutĂ©es, changez de position jusqu’Ă  ce qu’elles arrivent Ă  l’extrĂ©mitĂ© de sortie. Les deux extrĂ©mitĂ©s sont appelĂ©es extrĂ©mitĂ©s gauche et droite. Le mouvement des donnĂ©es peut se faire de gauche Ă  droite, de droite Ă  gauche ou dans les deux sens pour crĂ©er un registre bidirectionnel.

Configuration des broches 74LS95

N° broche Nom de la broche La description
1 DS Entrée de données série
2 P0 Entrée de données parallèle 0
3 P1 Entrée de données parallèle 1
4 P2 Entrée de données parallèle 2
5 P3 Entrée de données parallèle 3
6 S Entrée de contrôle de mode
sept Terre Broche de terre
8 CP2′ Broche 2 d’entrĂ©e d’horloge parallèle basse active
9 CP1′ Broche 1 d’entrĂ©e d’horloge parallèle basse active
dix Q3 Broche de sortie parallèle 3
11 Q2 Broche de sortie parallèle 2
12 Q1 Broche de sortie parallèle 1
13 Q0 Broche de sortie parallèle 0
14 VCC Tension d’alimentation

74LS95 Caractéristiques et spécifications

  • Famille de technologies : LS
  • CCV (min.) : 4,75 V
  • CCV (maximum) : 5,25
  • Bits (#): 2
  • Tension de fonctionnement (nom.) : 5 V
  • FrĂ©quence Ă  tension normale (Max): 35MHz
  • DĂ©lai de propagation (Max): 35ns
  • LIO (max.) : 16 mA
  • IOH (Max):-0.4mA
  • Classement : Catalogue
  • Disponible en boĂ®tiers PDIP, GDIP, PDSO Ă  14 broches
  • Synchroniser la charge parallèle
  • EntrĂ©es Shift et Load Clock sĂ©parĂ©es

Applications

  • Écran LCD
  • Applications en cascade
  • ContrĂ´leur de haut niveau logique

Avis des clients