[/ultimate_heading]
Circuit intégré 74LS95 DIP-14
74LS95 Dual 4-Bit Serial In-Out Shift Register IC fait partie de la série 74XXYY IC. Le circuit intégré 74LS95 a une large gamme de tensions de travail, une large gamme de conditions de travail et s’interface directement avec CMOS, NMOS et TTL. La sortie du CI est toujours en TTL, ce qui facilite le travail avec d’autres appareils et microcontrôleurs TTL. L’IC 74LS95 est plus petit et sa vitesse est beaucoup  plus rapide,  ce qui le rend fiable dans tous les types d’appareils.
Qu’est-ce qu’un registre à décalage ?
Les registres à décalage  sont des circuits de mémoire numérique que l’on trouve dans des appareils tels que des calculatrices, des ordinateurs et des systèmes de traitement de données. Avec le registre à décalage, des données ou des bits sont entrés dans le système en série ou en parallèle. la saisie des données se fait dans une direction et, à mesure que de nouvelles données sont ajoutées, changez de position jusqu’à ce qu’elles arrivent à l’extrémité de sortie. Les deux extrémités sont appelées extrémités gauche et droite. Le mouvement des données peut se faire de gauche à droite, de droite à gauche ou dans les deux sens pour créer un registre bidirectionnel.
Configuration des broches 74LS95
N° broche | Nom de la broche | La description |
---|---|---|
1 | DS | Entrée de données série |
2 | P0 | Entrée de données parallèle 0 |
3 | P1 | Entrée de données parallèle 1 |
4 | P2 | Entrée de données parallèle 2 |
5 | P3 | Entrée de données parallèle 3 |
6 | S | Entrée de contrôle de mode |
sept | Terre | Broche de terre |
8 | CP2′ | Broche 2 d’entrée d’horloge parallèle basse active |
9 | CP1′ | Broche 1 d’entrée d’horloge parallèle basse active |
dix | Q3 | Broche de sortie parallèle 3 |
11 | Q2 | Broche de sortie parallèle 2 |
12 | Q1 | Broche de sortie parallèle 1 |
13 | Q0 | Broche de sortie parallèle 0 |
14 | VCC | Tension d’alimentation |
74LS95 Caractéristiques et spécifications
- Famille de technologies : LS
- CCV (min.)Â : 4,75Â V
- CCV (maximum)Â : 5,25
- Bits (#): 2
- Tension de fonctionnement (nom.)Â : 5Â V
- Fréquence à tension normale (Max): 35MHz
- Délai de propagation (Max): 35ns
- LIO (max.)Â : 16Â mA
- IOH (Max):-0.4mA
- Classement : Catalogue
- Disponible en boîtiers PDIP, GDIP, PDSO à 14 broches
- Synchroniser la charge parallèle
- Entrées Shift et Load Clock séparées
Applications
- Écran LCD
- Applications en cascade
- Contrôleur de haut niveau logique