Circuit intégré EPROM 24LC512-I/P

Circuit intégré EPROM 24LC512-I/P , Le 24LC512 est une PROM 64K x 8 (512 Kbit) série effaçable électriquement, capable de fonctionner sur une large plage de tension (1,7 V à 5,5 V).

UGS : DCD-01-T168

13,000 TND

Disponible sur commande

Disponible sur commande

13 People watching this product now!
  • Récupérer du magasin Didactico Sfax

Livraison aujourd'hui

Gratuit

  • Livraison via Aramex

Le courrier Aramex livrera à l'adresse indiquée

1-2 Jours

8.000 TND

  • Garantie 1 an

Plus de détails

  • Remboursement 15 Jours

Plus de détails

Mode de payement:

Description

Circuit intégré EPROM 24LC512-I/P

Le 24LC512 est une PROM 64K x 8 (512 Kbit) série effaçable électriquement, capable de fonctionner sur une large plage de tension (1,7 V à 5,5 V). Il a été développé pour des applications avancées à faible puissance telles que les communications personnelles et l’acquisition de données. Cet appareil a également une capacité d’écriture de page jusqu’à 128 octets de données. Cet appareil est capable de lectures aléatoires et séquentielles jusqu’à la limite de 512K. Les lignes d’adresses fonctionnelles autorisent jusqu’à huit appareils sur le même bus, pour un espace d’adressage allant jusqu’à 4 Mbits. Cet appareil est disponible dans les boîtiers DIP, SOIJ, SOIC, TSSOP, DFN et TSSOP 14 broches standard en plastique à 8 broches.

Brochage 24LC512

Configuration des broches 24LC512

N° broche Nom de la broche La description
1 A0 Sélection de puce configurable par l’utilisateur
2 A1 Sélection de puce configurable par l’utilisateur
3 A2 Sélection de puce configurable par l’utilisateur
4 VSS Broche de terre
5 SDA Broche de données série
6 SCL Broche d’horloge série
sept WP Broche de protection en écriture
8 VCC Broche d’alimentation

Caractéristiques principales du 24LC512

  • Alimentation unique avec fonctionnement jusqu’à 1,7 V pour
  • Appareils 24AA512 et 24FC512, 2,5 V pour les appareils 24LC512
  • Technologie CMOS basse consommation :
  • Courant actif 400 uA, typique
  • Courant de veille 100 nA, typique
  • Interface série à 2 fils, compatible I2C™
  • Mise en cascade pour jusqu’à huit appareils
  • Entrées de déclenchement de Schmitt pour la suppression du bruit
  • Contrôle de la pente de sortie pour éliminer le rebond au sol
  • Compatibilité d’horloge 100 kHz et 400 kHz
  • Temps d’écriture de page 5 ms max.
  • Cycle d’effacement/écriture automatique
  • Tampon d’écriture de page de 128 octets
  • Protection en écriture matérielle
  • Protection ESD> 4000V
  • Plus d’un million de cycles d’effacement/écriture
  • Conservation des données > 200 ans
  • Les forfaits incluent PDIP à 8 dérivations, SOIJ, SOIC,
  • TSSOP, DFN, Chip Scale et TSSOP 14 fils
  • Sans plomb et conforme RoHS

Avis des clients